Profilbild von Klaus Maier Leiterplatten-Designer CID, PCB-Designer, PCB-Layouter, Leiterplatten-Layouter aus Appenweier

Klaus Maier

nicht verfügbar bis 15.10.2023

Letztes Update: 25.01.2023

Leiterplatten-Designer CID, PCB-Designer, PCB-Layouter, Leiterplatten-Layouter

Firma: PCB-Design Maier
Abschluss: Elektroniktechniker
Stunden-/Tagessatz: anzeigen
Sprachkenntnisse: deutsch (Muttersprache) | englisch (gut)

Skills

CAD Leiterplattenlayout seit 1982
seit 2011 zertifiziert bei IPC und FED als
Certified Interconnect Designer (CID)
---------------------------------------------
Leiterplatten-Layouts aktuell mit
Altium Designer  (eigene Lizenz)
Caddy EDS (nur vor Ort)
---------------------------------------------
Leiterplattentechnologien von
-komplexen Multilayern mit bis zu 32 Lagen,
-High Speed Design mit Impedanz kontrollierten und Längen kontrollierten Leitungen
-HDI, Feinstleiter
-mit Blind-, Micro- und Burried Vias
-Leiterplatten mit partiellem Hochstrombereich
-Dickkupferleiterplatten
-3D Leiterplatten mit Starflex oder Semiflex
-EMV Aspekte

Projekthistorie

Schaefer Elektronik, AST-X, CVC Wien, Schneider Electric,
und weitere

Reisebereitschaft

Verfügbar in den Ländern Deutschland, Österreich und Schweiz
bei Bedarf auch bundesweit, sowie A und CH,

Kontaktformular

Kontaktinformationen

Profilbild von Klaus Maier Leiterplatten-Designer CID, PCB-Designer, PCB-Layouter, Leiterplatten-Layouter aus Appenweier Leiterplatten-Designer CID, PCB-Designer, PCB-Layouter, Leiterplatten-Layouter
Registrieren